[Список тем][вступление] страницы темы: [1][2][3][4][5][6][7]
Рассмотрим кратко другие варианты сборки модуля SТМ-1 по схеме ЕТSI, рис.3. Их всего четыре:
1 - вариант сборки, порожденный трибом Т1 (1.5 Мбит/с), отображаемым на контейнер С-11:
T1 —> C-11 —> VС-11 —> ТU-12 —> ТUG-2 —> TUG-3 —> VС-4 —> АU-4 —> АUG —> SТМ-1;
2 - вариант сборки, порожденный трибом ЕЗ (34 Мбит/с), отображаемым на контейнер С-3:
Е3 —> C-3 —> VС-3 —> ТU-3 —> ТUG-3 —> VС-4 —> АU-4 —> АUG —> SТM-1;
3 - вариант сборки, порожденный трибом Т3 (45 Мбит/с), отображаемым на контейнер С-3:
Т3 —> С-3 —> VС-3 —> ТU-3 -> ТUG-3 —> VС-4 —> АU-4 —> АUG —> SТМ-1;
(формально путь сборки тот же, что и в предыдущем варианте);
4 - вариант сборки, порожденный трибом Е4 (140 Мбит/с), отображаемым на контейнер C-4:
Е4 —> C-4 —> VС-4 —> АU-4 —> АUG —> SТМ-1.
Варианты 1 и 3 применяются для обеспечения совместимости с сетями SONЕТ/SDH, использующими американскую иерархию РDН.
Аналогично предыдущему, с небольшими пояснениями, можно привести итоговые формулы преобразования соответствующих двоичных потоков в схеме
мультиплексирования ЕТSI (символьный (первый) вариант и численный (второй) вариант, где значения приведены в байтах или битах). формулы для
варианта 1 имеют вид:
STM-1 = ((((T1+<байты>+VC-11_POH+TU-12_PTR+FSTU-12)*3TUG-2)*7TUG-3+NPI+FSTUG-3)*3VC-4
+VC-4_POH+FSVC-4+AU-4_PTR)*1AUG+RSOH+MSOH
STM-1 = ((((24T1+1<байты>+1VC-11_POH+1TU-12_PTR+9FS_TU-12)*3TUG-2)*7TUG-3
+3NPI+15FS_TUG-3)*3VC-4+9VC-4_POH+2*9FS_VC-4+9AU-4_PTR)*1AUG+
3*9RSOH+5*9MSOH
Здесь потoк Т1 формально представлен в виде 24-байтной последовательности. С-11 = 25 байт. VС-11 = 26 байт, так как VС-11 РОН = 1 байт. ТU-12 PTR = 1 байт. При преобразовании VС-11 в ТU-12 добавляется фиксированное пустое поле FSTU-12 = 9 байт (чего не было в варианте сборки, порожденным Е1) в результате чего формируется такой же по формату фрейм ТU-12 (9х4 = 36 байт). Последующий процесс тот же, что и в варианте сборки, порожденным Е1).
Формулы для варианта 2 имеют вид:
STM-1 = (((E3+<байты>+VC-3_POH+TU-3_PTR+FSTU-3)*1TUG-3)*3VC-4+VC-4_POH+FSVC-4+
AU-4_PTR)*1AUG+RSOH+MSOH
STM-1 = (((537E3+219<байты>+9VC-3_POH+3TU-3_PTR+6FS_TU-3)*1TUG-3)*3VC-4+
9VC-4_POH+2*9FS_VC-4+9AU-4_PTR)*1AUG+3*9RSOH+5*9MSOH
Здесь поток Е3 (34368 кбит/с) может быть формально представлен в виде 537-байтной последовательности (34368/64=537), которая дополняется
219 байтами до 756-байтной полезной нагрузки (формат 9х84 байта) виртуального контейнера VС-3. Соответствующая ей скорость 48384 кбит/с
принимается за скорость контейнера С-3. При этом контейнер С-3 преобразуется в VС-3 по общей схеме: VС-3 = VС-3 РОН + РL, где РL - полезная
нагрузка, представляемая в виде трех идентичных субфреймов SF (формат 3х84 байта), обозначаемых как Т1, Т2 и Т3. Здесь обозначим
их как Т1,2,3, чтобы не путать с трибами Тn. Полезная нагрузка (символьный вариант) формируется по более сложной схеме:
PL = T1+T2+T3=3*(VC-3I+FSVC-3+JOBVC-3)
Здесь VC-3I - информационная часть нагрузки SF (1431 бит), FSVC-3 - фиксированное пустое поле SF контейнера VС-3 (573 бита), JСВVC-3 - биты управления выравниванием SF (2х5 бит), JOBVC-3 - биты возможного выравнивания SF (2 бита).
В результате численный вариант формирования полезной нагрузки примет вид:
PL = 3*(1431VC-3_I+573FS_VC-3+2*5JCB_VC-3)/8 = 756 [байт]
Формулы для варианта 3 имеют вид:
STM-1 = (((T3+<байты>+VC-3_POH+TU-3_PTR+FSTU-3)*1TUG-3)*3VC-4+VC-4_POH+FSVC-4+AU-4_PTR)*1
AUG+RSOH+MSOH
STM-1 = (((699T3+57байты+9VC-3_POH+3TU-3_PTR+6FS_TU-3)*1TUG-3)*3VC-4
+9VC-4_POH+2*9FS_VC-4+9AU-4_PTR)*1AUG+3*9RSOH+5*9MSOH
Здесь поток Т3 (44736 кбит/с) может быть формально представлен в виде 699-байтной последовательности (44736/64=699), которая дополняется
57 байтами до 756-байтной полезной нагрузки (формат 9х84 байта) виртуального контейнера VС-3. При этом структура контейнера С-3 преобразуется
в VС-З по той же схеме, что и в варианте 2: VС-3 = VС-3 РОН + РL, но РL представляется в виде девяти идентичных субфреймов SF
(формат 1х84 байта). В соответствии с этим полезная нагрузка (символьный вариант) формируется по схеме:
PL = 9*(VC-3I+FSVC-3+JCBVC-3+JOBVC-3+OHCVC-3)
Здесь используются те же обозначения, что и раньше: VС-3I имеет длину 621 бит, FSVC-3 - 43 бита, JCBVC-3 - 5 бит, JOBVC-3 - 1 бит. дополнительно в SF резервируются поле OHCVC-3 длиной 2 бита для организации в будущем канала связи заголовка.
В результате численный вариант формирования полезной нагрузки примет вид:
PL = 9*(621VC-3_I+43FS_VC-3+5JCB_VC-3+1JOB_VC-3+2OHC_VC-3)/8 = 756 [байт]
Формулы для варианта 4 имеют вид:
STM-1 = (E4+<байты>+VC-4_POH+AU-4_PTR)*1AUG+RSOH+MSOH
STM-1 = (2176E4+164байты+9VC-4_POH+9AU-4_PTR)*1AUG+3*9RSOH+5*9MSOH
Здесь поток Е4 (139264 кбит/с) может быть формально представлен в виде 2176-байтной последовательности (139264/64=2176), которая
дополняется 164 байтами до 2340-байтной полезной нагрузки (формат 9х260 байт) виртуального контейнера VС-4. При этом контейнер С-4
преобразуется в VС-4 по аналогичной схеме: VС-3 = VС-3 РОН + РL, но РL представляется в виде девяти идентичных субфреймов SF
(формат 1х260 байт), разделенных на 20 блоков по 13 байт каждый. В соответствии с этим полезная нагрузка (символьный вариант) формируется по
наиболее сложно формализуемой схеме (табл.1):
PL = 9*(20*(VC-4I)+VC-4IW+VC-4IZ+13FSVC-4+5FSX+FSZ+5JCBX+
JOBZ+5OHCX)
Обозначения те же: VС-4I - суммарная длина на один SF - 1934 бита (20*12*8 (поля 96I) + 8 (байт W) + б (байт Z)), FSVC-4 - 130 бит (13*8 (байты Y) + 5*5 (байты Х) + 1 (байт Z)), JCBX - 5 бит (5*1 - байты Х), JOBZ - 1 бит (байт Z), OHCX - 10 бит (5*2 - байты Х), байты: W (I I I I I I I I), Х (С R R R R R О О), Y (R R R R R R R R), Z (I I I I I I S R); I - информационный бит, С - бит управления выравниванием, R - бит заполнения пустого поля, О - бит канала связи заголовка, S - бит возможного выравнивания.
W | 96I | X | 96I | Y | 96I | Y | 96I | Y | 96I |
X | 96I | Y | 96I | Y | 96I | Y | 96I | X | 96I |
Y | 96I | Y | 96I | Y | 96I | X | 96I | Y | 96I |
Y | 96I | Y | 96I | X | 96I | Y | 96I | Z | 96I |
В результате численный вариант формирования полезной нагрузки примет вид:
PL = 9*20*13 = 9*(20*(12*8VC-4_I)+8VC-4_IW+6VC-4_IZ+13*8FS_VC-4+5*5FS_X+1
FS_Z+5*1JCB_X+1JOB_Z+5*2OHC_x)/8 = 2340 [байт]
Аналогично могут быть описаны варианты сборки модуля SТМ-1 по схеме на рис.4.
1 - вариант сборки, порожденный трибом Т1 (1.5 Мбит/с), отображаемым на контейнер С-11:
T1 —> C-11 —> VС-11 —> ТU-11 —> ТUG-2 —> VC-3 —> АU-3 —> АUG —> SТМ-1;
2 - вариант сборки, порожденный трибом Е1 (2 Мбит/с), отображаемым на контейнер С-12:
Е1 —> C-12 —> VС-12 —> ТU-12 —> ТUG-2 —> VС-3 —> АU-3 —> АUG —> SТM-1;
3 - вариант сборки, порожденный трибом Т2 (6 Мбит/с), отображаемым на контейнер С-2:
Т2 —> VС-2 —> ТU-2 -> ТUG-2 —> VС-3 —> АU-3 —> АUG —> SТМ-1;
4 - вариант сборки, порожденный трибами Е3/T3 (34/45 Мбит/с), отображаемыми на контейнер C-3:
Е3/T3 —> C-3 —> VС-3 —> АU-3 —> АUG —> SТМ-1;
5 - вариант сборки, порожденный трибом E4 (140 Мбит/с):
E4 —> С-3 —> VС-3 —> АU-3 —> АUG —> SТМ-1.
Сборка модулей STM-1 является одним из основных этапов в структуре мультиплексирования SDH. Для первого уровня синхронной иерархии он является последним этапом мультиплексирования, тогда как для последующих уровней необходимо рассмотреть как из модуля первого уровня собирается модуль требуемого уровня.
[Список тем][вступление] страницы темы: [1][2][3][4][5][6][7]